Altera FPGA Cyclone 6272 Gates 6272 Zellen 392 Einh. Spezieller DSP FBGA 256-Pin 276480
- RS Best.-Nr.:
- 830-3537P
- Herst. Teile-Nr.:
- EP4CE6F17C8LN
- Marke:
- Altera
Abbildung stellvertretend für Produktreihe
Zwischensumme 1 Stück (geliefert in Schale)*
CHF.27.132
Auf Lager
- Zusätzlich 32 Einheit(en) mit Versand ab 22. Dezember 2025
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück |
|---|---|
| 1 + | CHF.27.13 |
*Richtpreis
- RS Best.-Nr.:
- 830-3537P
- Herst. Teile-Nr.:
- EP4CE6F17C8LN
- Marke:
- Altera
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Altera | |
| Familie | Cyclone | |
| Anzahl der Logik-Gates | 6272 | |
| Anzahl der Logik-Zellen | 6272 | |
| Anzahl der Logik-Einheiten | 392 | |
| Spezieller DSP | Ja | |
| Anzahl der Multiplikatoren | 360 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | FBGA | |
| Pinanzahl | 256 | |
| Anzahl der RAM Bits | 276480 | |
| Länge | 17mm | |
| Betriebstemperatur max. | +85 °C | |
| Arbeitsspannnung max. | 1,03 V | |
| Betriebstemperatur min. | 0 °C | |
| Breite | 17mm | |
| Arbeitsspannnung min. | 0,97 V | |
| Alle auswählen | ||
|---|---|---|
Marke Altera | ||
Familie Cyclone | ||
Anzahl der Logik-Gates 6272 | ||
Anzahl der Logik-Zellen 6272 | ||
Anzahl der Logik-Einheiten 392 | ||
Spezieller DSP Ja | ||
Anzahl der Multiplikatoren 360 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße FBGA | ||
Pinanzahl 256 | ||
Anzahl der RAM Bits 276480 | ||
Länge 17mm | ||
Betriebstemperatur max. +85 °C | ||
Arbeitsspannnung max. 1,03 V | ||
Betriebstemperatur min. 0 °C | ||
Breite 17mm | ||
Arbeitsspannnung min. 0,97 V | ||
Cyclone FPGA, Altera
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
