Alliance Memory SDRAM 256 MB 16M x 16 Bit Oberfläche 16 Bits/Wort 16 bit 5 ns TFBGA 54-Pin

Abbildung stellvertretend für Produktreihe

Mengenrabatt verfügbar

Zwischensumme (1 Schale mit 348 Stück)*

CHF.2’104.704

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • Versand ab 20. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Schale*
348 - 348CHF.6.048CHF.2’103.61
696 - 696CHF.5.88CHF.2’048.07
1044 - 1740CHF.5.733CHF.1’995.82
2088 +CHF.5.586CHF.1’945.76

*Richtpreis

RS Best.-Nr.:
230-8411
Herst. Teile-Nr.:
AS4C16M16SA-6BIN
Marke:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Produkt Typ

SDRAM

Speicher Größe

256MB

Organisation

16M x 16 Bit

Datenbus-Breite

16bit

Adressbusbreite

13bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5ns

Anzahl der Wörter

4M

Montageart

Oberfläche

Gehäusegröße

TFBGA

Pinanzahl

54

Betriebstemperatur min.

-40°C

Maximale Betriebstemperatur

85°C

Breite

8.1 mm

Normen/Zulassungen

No

Serie

AS4C16M16SA-C&I

Höhe

1.2mm

Länge

8mm

Maximale Versorgungsspannung

3.6V

Versorgungsstrom

60mA

Automobilstandard

Nein

Minimale Versorgungsspannung

3V

Der Alliance Memory 256 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 256 Mbit/s. Er ist intern als 4 Bänke mit 4M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank Active-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit von der Uhr: 5/5,4 ns

Schnelle Taktrate: 166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

4 M Wort x 16-Bit x 4-Bank

Verwandte Links