Alliance Memory SDRAM 64 MB 4M x 16 bit Oberfläche 16 Bits/Wort 16 bit 5.4 ns FBGA 54-Pin

Abbildung stellvertretend für Produktreihe

Mengenrabatt verfügbar

Zwischensumme (1 Schale mit 348 Stück)*

CHF.1’125.432

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • 348 Einheit(en) mit Versand ab 16. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Schale*
348 - 348CHF.3.234CHF.1’125.80
696 - 696CHF.3.15CHF.1’096.20
1044 - 1740CHF.3.066CHF.1’068.06
2088 +CHF.2.993CHF.1’041.39

*Richtpreis

RS Best.-Nr.:
230-8431
Herst. Teile-Nr.:
AS4C4M16SA-7BCN
Marke:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Produkt Typ

SDRAM

Speicher Größe

64MB

Organisation

4M x 16 bit

Datenbus-Breite

16bit

Adressbusbreite

12bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5.4ns

Anzahl der Wörter

1M

Montageart

Oberfläche

Gehäusegröße

FBGA

Pinanzahl

54

Betriebstemperatur min.

0°C

Maximale Betriebstemperatur

70°C

Serie

AS4C4M16SA-C&I

Länge

8mm

Normen/Zulassungen

No

Breite

22.35 mm

Höhe

1.2mm

Minimale Versorgungsspannung

3V

Maximale Versorgungsspannung

3.6V

Automobilstandard

Nein

Der Alliance Memory 64 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 64 Mbit/s. Er ist intern als 4 Bänke mit 1M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank-Activate-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit ab Uhr: 4,5/5,4/5,4 ns

Schnelle Taktrate: 200/166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

1 M Wort x 16-Bit x 4-Bank

Verwandte Links